|
在BUCK电路设计中,最小导通时间(Minimum On Time)是决定电路能否正常工作的关键物理极限。它直接限制了电路在特定开关频率下能够实现的最小占空比,进而决定了最低可调输出电压。
• 物理本质:最小导通时间由芯片内部逻辑电路和驱动电路的延迟决定,是开关管从接收到开启信号到完全导通所需的最短时间。这个时间通常由芯片制造工艺决定,无法通过外部电路改变。
• 占空比限制:根据公式 D = T_ON × F_SW,当开关频率 F_SW 固定时,占空比的最小值 D_MIN 由最小导通时间 T_ON_MIN 决定。如果计算出的理论占空比小于芯片的 D_MIN,电路将无法稳定输出目标电压。
• 设计影响:在高压输入、低压输出的场景下(如 24V 转 3.3V),理论占空比很小,3.3/24=0.1375。若芯片的最小导通时间较长,可能导致实际输出电压高于预期,甚至无法启动。因此,选型时必须确保芯片的最小导通时间满足系统的最小占空比需求。
|